换空间对网站的影响,seo流量的提升的软件浿,网站开发中视屏怎样编辑到网页上,自己怎么建立自己的国际网站地址总线#xff1a;用来指出数据总线上的源数据或目的数据在贮存单元的地址#xff0c;是单向传输的#xff0c;其位数与存储单元的个数有关(几次幂的关系)控制总线#xff1a;用来发出各种控制信号的#xff0c;对任意控制线#xff0c;是单向的#xff1b;对与机器字…地址总线用来指出数据总线上的源数据或目的数据在贮存单元的地址是单向传输的其位数与存储单元的个数有关(几次幂的关系)控制总线用来发出各种控制信号的对任意控制线是单向的对与机器字长存储字长存储单元无关系。3、答常用的总线结构有单总线结构双总线结构三总线结构四总线结构。① 单总线结构将CPU主存I/O设备都挂在一组总线上允许I/O之间或I/O与主存之间直接交换信息。因为所有的传送都通过这组共享总线极易形成计算机系统的瓶颈不允许两个以上部件在同一时刻向总线传输信息必然会影响系统工作效率的提高其结构图见课本图3.2ISA.EISA总线是单总线结构② 双总线结构双总线结构的特点是将速度较低的设备从总线上分离出来形成主存总线与I/O总线分开的结构见课本图3.5。途中通道是一个具有特殊功能的处理器CPU将一部分功能下放给通道使其对I/O设备具有统一管理的功能系统的吞吐能力可以相当大。如果将不同速率的I/O设进行分类然后将它们连接在不同的通道上将成为总线结构。③ 三总线结构图3.6主存总线用于CPU与主存间的传输I/O总线供CPU与各类I/O之间传递信息DMA总线用于高速外设(磁盘磁带等)与主存之间直接交换信息。图3.7:处理器于高速缓冲存储器Cache之间怎叫一条局部总线Cache可以通过系统总线与主存传输信息I/O 与主存之间也不必通过CPU。还有一条扩展总线可以支持相当多的I/O设备。④四总线结构(见图3.8)在三总线基础上增加一条与计算机系统机密相连的高速总线这种结构对高速设备而言其自身的工作可以很少依赖处理器同时他们又比扩展总线上的设备更贴近处理器。4、答① 如多个主设备同时要使用总线时就由总线控制器的判优仲裁逻辑按一定的优先级顺序确定那个主设备能使用总线只有获得总线使用权的主设备才能开始传送数据。② 常见的集中式总线控制有三种⑴ 链式查询其特点是只需很少几根线就能按一定优先次序实现总线控制并且很容易扩充设备但对电路故障很敏感。⑵ 计数器定时查询其特点是计数可以从“0”开始此时设备的优先次序是固定的计数也可以从终止点开始既是一种循环方式此时设备使用总线的优先级相等计数器的初始值还可以由程序设置故优先次序可以改变。此外对电路故障不如链式查询方式敏感但增加了主控线数控制也较复杂。⑶ 独立请求方式其特点是响应速度快优先次序控制灵活(通过程序改变)但控制线数量多总线控制更复杂。③ 独立请求方式响应时间最快链式查询对电路故障最敏感。第四章 思考题与习题1解释下列概念 主存、辅存、Cache、RAM、SRAM、DRAM、ROM、PROM、EPROM、EEPROM、CDROM、Flash Memory2计算机中哪些部件可用于存储信息请按其速度、容量和价格/位排序说明。3存储器的层次结构主要体现在什么地方为什么要分这些层次计算机如何管理这些层次4说明存取周期和存取时间的区别。5什么是存储器的带宽若存储器的数据总线宽度为32位存取周期为200ns则存储器的带宽是多少6某机字长为32位其存储容量是64KB按字编址它的寻址范围是多少若主存以字节编址试画出主存字地址和字节地址的分配情况。7一个容量为16K?32位的存储器其地址线和数据线的总和是多少当选用下列不同规格的存储芯片时各需要多少片1K?4位2K?8位4K?4位16K?1位4K?8位8K?8位 8试比较静态RAM和动态RAM。9什么叫刷新为什么要刷新说明刷新有几种方法。 10半导体存储器芯片的译码驱动方式有几种11画出用1024?4位的存储芯片组成一个容量为64K?8位的存储器逻辑框图。要求将64K①分成4个页面每个页面分16组指出共需多少片存储芯片。 12设有一个64K?8位的RAM芯片试问该芯片共有多少个基本单元电路(简称存储基元)欲设计一种具有上述同样多存储基元的芯片要求对芯片字长的选择应满足地址线和数据线的总和为最小试确定这种芯片的地址线和数据线并说明有几种解答。13某8位微型机地址码为18位若使用4K?4位的RAM芯片组成模块板结构的存储器试问(1)该机所允许的最大主存空间是多少(2)若每个模块板为32K?8位共需几个模块板 (3)每个模块板内共有几片RAM芯片 (4)共有多少片RAM(5)CPU如何选择各模块板 14设CPU共有16根地址线8根数据线并用MREQ(低电平有效)作访存控制信号RW作读写命令信号(高电平为读低电平为写)。现有下列存储芯片ROM(2K?8位4K?4位8K?8位) RAM(1K?4位2K?8位4K?8位)及74138译码器和其他门电路(门电路自定)。试从上述规格中选用合适芯片画出CPU和存储芯片的连接图。要求 (1)最小4K地址为系统程序区4096~16383地址范围为用户程序区 (2)指出选用的存储芯片类型及数量 (3)详细画出片选逻辑。15CPU假设同上题现有8片8K?8位的RAM芯片与CPU相连试回答(1)用74138译码器画出CPU与存储芯片的连接图 (2)写出每片RAM的地址范围(3)如果运行时发现不论往哪片RAM写入数据后以A000H为起始地址的存储芯片都有与其相同的数据分析故障原因。(4)根据(1)的连接图若出现地址线A13与CPU断线并搭接到高电平上将出现什么后果16反映主存和外存的速度指标有何不同17某机字长16位常规的存储空间为64K字若想不改用其他高速的存储芯片而使访存速度提高到8倍可采取什么措施画图说明。18什么是“程序访问的局部性”存储系统中哪一级采用了程序访问的局部性原理 19计算机中设置Cache的作用是什么能不能把Cache的容量扩大最后取代主存为什么20Cache做在CPU芯片内有什么好处将指令Cache和数据Cache分开又有什么好处 21设某机主存容量为4MBCache容量为16KB每字块有8个字每字32位设计一个四路组相联映象(即 Cache 每组内共有4个字块)的Cache组织要求 (1)画出主存地址字段中各段的位数(2)设Cache的初态为空CPU依次从主存第0、1、2、…… 99号单元读出100个字(主存一次读出一个字)并重复按此次序读8次问命中率是多少(3)若Cache的速度是主存的6倍试问有Cache和无Cache相比速度约提高多少①将存储器分成若干个容量相等的区域每一个区域可看作一个页面。倍?22简要说明提高访存速度可采取那些措施23画出NR、NRZ、NRZ1、PE、FM写入数字串1011001的写入电流波形图。 24以写入10010110为例比较调频制和改进调频制的写电流波形图。25画出调相制记录01100010的驱动电流、记录磁通、感应电势、同步脉冲及读出代码等几种波形。26磁盘组有六片磁盘每片有两个记录面存储区域内径22cm外径33cm道密度为40道/cm内层密度为400 位/cm转速2400 转/分问 (1)共有多少存储面可用 (2)共有多少柱面(3)盘组总存储容量是多少 (4)数据传输率是多少 27某磁盘存储器转速为3000转/分共有4个记录盘面每毫米5道每道记录信息12288字节最小磁道直径为230mm共有275道求 (1)磁盘存储器的存储容量(2)最高位密度(最小磁道的位密度)和最低位密度 (3)磁盘数据传输率 (4)平均等待时间。28磁表面存储器和光盘存储器记录信息的原理有何不同29试从存储容量、存取速度、使用寿命和应用场合方面比较磁盘、磁带和光盘存储器。 30写出1100、1101、1110、1111对应的海明码。(1)按配偶原则配置 (2)按配奇原则配置。31已知接受到的海明码(按配偶原则配置)为1100100110011111000001100001检查上述代码是否出错第几位出错32已知接收到下列海明码分别写出它们所对应的欲传送代码。1100000(按偶性配置) 1100010(按偶性配置) 1101001(按偶性配置) 0011001(按奇性配置) 1000000(按奇性配置) 1110001(按奇性配置)33欲传送的二进制代码为1001101用奇校验来确定其对应的海明码若在第六位出错说明它的纠错过程。34为什么海明码纠错过程中新的检测位P4P2P1的状态即指出了编码中错误的信息位 35设有效信息为1100试用生成多项式G(x) 1011将其编成循环冗余校验码。36有一个(74)码其生成多项式G(x) x3 x 1写出代码1001的循环冗余校验码。第四章 存储器习题部分答案1、答主存与CPU直接交换信息用来存放数据和程序的存储器。辅存主存的后援存储器用来存放当前暂时不用的程序和数据不予CPU直接交换信息。CACHE为了解决CPU和主存的速度匹配提高访存速度的一种存储器它设在主存与CPU间起缓冲作用。RAM可读可写存储器是随机存取的在程序执行过程中既可读出也可写入而且存取时间与存储单元所在位置无关。SRAM静态RAM以触发器原理寄存信息。 DRAM动态RAM以电容充放电原理寄存信息。ROM只能对其存储的内容读出而不能对其写入的只读存储器。PROM可实现一次性编程的只读存储器。EPROM可擦洗可编程的只读存储器用紫外线照射进行擦写。 EEPROM用电气方法进行擦写的可擦洗可编程的只读存储器。CDROM只读型光盘此中光盘内数据程序由厂家事先写入用户只能读出不能修改或写入新的内容。Flash Memory快擦型存储器是性能价格比号可靠性高的可擦写非易失型存储器。2、答计算机中有以下部件可以存储信息寄存器、缓存、主存、磁盘、磁带等。 速度上寄存器缓存主存磁盘磁带 容量上寄存器缓存主存磁盘磁带3、答(1) 存储器的层次结构主要体现在缓存主存和主存缓存这两个存储层次上。 (2) 从CPU的角度来看缓存主存这一层次的速度接近于缓存高于主存其容量和位价却接近于主存。从主存缓存这一层次其速度接近于主存容量接近辅存平均位价也接近于辅存从而解决了速度、容量、成本这三者间的矛盾。(3) 主存与缓存之间的数据调动是由硬件自动完成的CPU不能直接访问辅存辅存只能与主存交换数据他们之间的信息调动均由硬件和操作系统来实现。4、答存取周期是指存储器进行连续两次独立的存储器操作(如连续两次读操作)所需的最小间隔时间。存取时间是指启动一次存储器操作(读或写)到完成该操作所需的全部时间。 由概念可知这两个概念是有很大区别的通常存取周期大于存取时间。5、答(1) 存储器带宽每秒从存储器进出信息的最大数量。 (2) 带宽32bit/200ns160M位/秒7、答因为容量为16K×32所以需地址线14根数据线32根总和是46根。需要128片1K×432片2K×832片4K×432片16K×116片4K×88片8K×88、答静态RAM是触发器存储信息因此即使信息读出后它仍保持其原状态不需要在城但电源掉电时原存信息丢失。动态RAM靠电容存储电荷的原理来寄存信息即使电源不掉电信息也会自动消失。动态RAM的优点① 在同样大小的芯片中动态RAM的集成度远高于静态RAM如动态RAM的基本单元电路为一个MOS管静态RAM的基本单元电路为六个MOS管② 动态RAM行、累地址按先后顺序输送减少了芯片引脚封装尺寸也减少③ 动态RAM的功耗仅为静态RAM的1/6动态RAM的价格仅为静态RAM的1/4动态RAM的缺点① 由于使用动态元件因此他的速度比静态RAM低② 动态RAM需要再生故需配置再生电路也需要消耗一部分功率。15、答(1) 见下图